Reloj basado en señales GPS con corrección por tensión para PTP-Master
View/ Open
Date
2015-02-16Author
Oleaga Pipaón, Diego
Metadata
Show full item recordAbstract
[ES]El proyecto presentado a continuación muestra la elaboración de un core para ser embebido dentro de las denominadas FPGAs (Field Programmable Gate Array), cuya finalidad es la creación de una referencia temporal, en arquitectura de 64bits, gracias a un módulo GPS (Global Positioning System), lo más cercana posible al orden de las decenas de nano-segundos, para poder ser insertado en un equipo PTP-Master (Precision Time Protocol - Master) (IEEE (Institute of Electrical and Electronics Engineers) - 1588), a bajo coste y con calidad comparable a la de los dispositivos Grand Master. [EU]Hemen aurkeztutako proiektuak core baten elaborazioa azaltzen du, txertatua izateko deituriko FPGA-en (Field Programmable Gate Array) barruan. Haren helburua aldi-baterako erreferentzia baten sorkuntza da, 64bits-en arkitekturan, GPS (Global Positioning System) modulu bati esker ahalik eta gehien nano-segunduen hamarrekoetara hurbiltzea, txertatu ahal izateko PTP-Master (Precision Time Protocol - Master) (IEEE (Institute of Electrical and Electronics Engineers) - 1588) talde batean, kostu baxuarekin eta Grand Master gailuen kalitatearekin alderatu ahal dena. [EN]The following project demonstrates the elaboration of a core in order to be included in the denominated FPGAs (Field Programmable Gate Array). Its purpose is to create a time reference, of a 64bits architecture, using a GPS (Global Positioning System) module, as close and accurate as possible to the nano-seconds set of ten order, so as to be inserted in a PTP-Master (Precision Time Protocol - Master) (IEEE (Institute of Electrical and Electronics Engineers) - 1588), which is low-cost and of a quality comparable to the Grand Master devices.