Show simple item record

dc.contributor.advisorArruti Illarramendi, Andoni ORCIDes
dc.contributor.authorLópez Fernández, Josues
dc.contributor.otherF. INFORMATICAes
dc.contributor.otherINFORMATIKA F.es
dc.date.accessioned2015-10-16T12:31:10Z
dc.date.available2015-10-16T12:31:10Z
dc.date.issued2015-10-16
dc.identifier.urihttp://hdl.handle.net/10810/15920
dc.description.abstractGordon E. Moore, co-fundador de Intel, predijo en una publicación del año 1965 que aproximadamente cada dos años se duplicaría el número de transistores presentes en un circuito integrado, debido a las cada vez mejores tecnologías presentes en el proceso de elaboración. A esta ley se la conoce como Ley de Moore y su cumplimiento se ha podido constatar hasta hoy en día. Gracias a ello, con el paso del tiempo cada vez se presentan en el mercado circuitos integrados más potentes, con mayores prestaciones para realizar tareas cada vez más complejas. Un tipo de circuitos integrados que han podido evolucionar de forma importante por dicho motivo, son los dispositivos de lógica programable, circuitos integrados que permiten implementar sobre ellos las funciones lógicas que desee implementar el usuario. Hasta hace no muchos años, dichos dispositivos eran capaces de implementar circuitos compuestos por unas pocas funciones lógicas, pero gracias al proceso de miniaturización predicho por la Ley de Moore, hoy en día son capaces de implementar circuitos tan complejos como puede ser un microprocesador; dichos dispositivos reciben el nombre de FPGA, siglas de Field Programmable Gate Array. Debido a la mayor capacidad y por lo tanto a diseños más complejos implementados sobre las FPGA, en los últimos años han aparecido herramientas cuyo objetivo es hacer más fácil el proceso de ingeniería dentro de un desarrollo en este tipo de dispositivos, como es la herramienta HDL Coder de la compañía MathWorks, creadores también Matlab y Simulink, unas potentes herramientas usadas ampliamente en diferentes ramas de la ingeniería. El presente proyecto tiene como objetivo evaluar el uso de dicha herramienta para el procesado digital de señales, usando para ello una FPGA Cyclone II de la casa Altera. Para ello, se empezará analizando la herramienta escogida comparándola con herramientas de la misma índole, para a continuación seleccionar una aplicación de procesado digital de señal a implementar. Tras diseñar e implementar la aplicación escogida, se deberá simular en PC para finalmente integrarla en la placa de evaluación seleccionada y comprobar su correcto funcionamiento. Tras analizar los resultados de la aplicación de implementada, concretamente un analizador de la frecuencia fundamental de una señal de audio, se ha comprobado que la herramienta HDL Coder, es adecuada para este tipo de desarrollos, facilitando enormemente los procesos tanto de implementación como de validación gracias al mayor nivel de abstracción que aporta.es
dc.language.isospaes
dc.rightsinfo:eu-repo/semantics/openAccess
dc.subjectDSPes
dc.subjectHDLes
dc.subjectautogeneraciónes
dc.subjectsimulinkes
dc.titleGeneración automática de VHDL mediante Simulink HDL coder y aplicación al procesado de señaleses
dc.typeinfo:eu-repo/semantics/bachelorThesises
dc.date.updated2015-06-26T11:35:40Zes
dc.language.rfc3066eses
dc.rights.holder© 2015, el autores
dc.contributor.degreeIngeniería en Informáticaes
dc.contributor.degreeInformatikan ingeniariaes
dc.identifier.gaurregister61286-530643-10es
dc.identifier.gaurassign1556-530643es


Files in this item

Thumbnail
Thumbnail

This item appears in the following Collection(s)

Show simple item record