dc.contributor.advisor | Astarloa Cuéllar, Armando Fermín | |
dc.contributor.author | Moreira Ciruelos, Naiara | |
dc.contributor.other | Tecnología Electrónica;;Teknologia Elektronikoa | es_ES |
dc.date.accessioned | 2017-05-05T10:34:36Z | |
dc.date.available | 2017-05-05T10:34:36Z | |
dc.date.issued | 2017-02-22 | |
dc.date.submitted | 2017-02-22 | |
dc.identifier.uri | http://hdl.handle.net/10810/21464 | |
dc.description | 213 p. | es_ES |
dc.description.abstract | En esta tesis, se pretende abordar los problemas que conlleva la protección cibernética del Precision Time Protocol (PTP). Éste es uno de los protocolos de comunicación más sensibles de entre los considerados por los organismos de estandarización para su aplicación en las futuras Smart Grids o redes eléctricas inteligentes. PTP tiene como misión distribuir una referencia de tiempo desde un dispositivo maestro al resto de dispositivos esclavos, situados dentro de una misma red, de forma muy precisa. El protocolo es altamente vulnerable, ya que introduciendo tan sólo un error de tiempo de un microsegundo, pueden causarse graves problemas en las funciones de protección del equipamiento eléctrico, o incluso detener su funcionamiento. Para ello, se propone una nueva arquitectura System-on-Chip basada en dispositivos reconfigurables, con el objetivo de integrar el protocolo PTP y el conocido estándar de seguridad MACsec para redes Ethernet. La flexibilidad que los modernos dispositivos reconfigurables proporcionan, ha sido aprovechada para el diseño de una arquitectura en la que coexisten procesamiento hardware y software. Los resultados experimentales avalan la viabilidad de utilizar MACsec para proteger la sincronización en entornos industriales, sin degradar la precisión del protocolo. | es_ES |
dc.language.iso | eng | es_ES |
dc.rights | info:eu-repo/semantics/openAccess | es_ES |
dc.subject | computer architecture | es_ES |
dc.subject | circuit design | es_ES |
dc.subject | arquitectura de ordenadores | es_ES |
dc.subject | diseño de circuitos | es_ES |
dc.title | System-on-chip architecture for secure sub-microsecond synchronization systems | es_ES |
dc.type | info:eu-repo/semantics/doctoralThesis | es_ES |
dc.rights.holder | (c)2017 NAIARA MOREIRA CIRUELOS | |
dc.identifier.studentID | 286830 | es_ES |
dc.identifier.projectID | 15094 | es_ES |
dc.departamentoes | Tecnología electrónica | es_ES |
dc.departamentoeu | Teknologia elektronikoa | es_ES |