dc.contributor.author | Matallana Fernandez, Asier | |
dc.contributor.author | Andreu Larrañaga, Jon | |
dc.contributor.author | Gárate Añibarro, José Ignacio | |
dc.contributor.author | Martínez de Alegría Mancisidor, Iñigo | |
dc.contributor.author | Ibarra Basabe, Edorta | |
dc.date.accessioned | 2024-04-22T17:04:01Z | |
dc.date.available | 2024-04-22T17:04:01Z | |
dc.date.issued | 2017-07-05 | |
dc.identifier.citation | XXIV Seminario Anual de Automática, Electrónica Industrial e Instrumentación (SAAEI'17), Valencia 5- 7 de julio de 2017 | es_ES |
dc.identifier.uri | http://hdl.handle.net/10810/66847 | |
dc.description | Ponencia presentada a XXIV Seminario Anual de Automática, Electrónica Industrial e Instrumentación (SAAEI'17), Valencia 5- 7 de julio de 2017 | es_ES |
dc.description.abstract | Las aplicaciones de electrónica de potencia requieren cada vez mayores tensiones y corrientes que son imposibles de alcanzar mediante dispositivos discretos. Una solución a esta problemática es el uso de la técnica de paralelización, que permite incrementar la capacidad de corriente de los convertidores de
potencia. Sin embargo, en estas topologías se dan problemas de distribución de corriente que producen la reducción del tiempo de vida de los dispositivos y el mal funcionamiento del convertidor.
La paralelización requiere una optimización total de los elementos parásitos del circuito que dependen de los materiales, topología y las dimensiones físicas del layout. El objetivo de este artículo es mostrar mediante simulaciones electromagnéticas (EM model), los efectos no ideales de un layout para circuitos de potencia, haciendo posible la comprehensión y optimización de los elementos parásitos del circuito, especialmente las inductancias parásitas, y la distribución de las corrientes. | es_ES |
dc.description.sponsorship | Este trabajo ha sido generado y patrocinado por el Departamento de Educación, Política Lingüística y Cultura del Gobierno Vasco en base a las ayudas para apoyar las actividades de grupos de investigación del sistema universitario vasco IT978-16, el programa ELKARTEK con el proyecto KT4TRANS (KK-2015/00047 y KK-2016/00061). La ayuda del Ministerio de
Economía y Competitividad de España a través del proyecto DPI2014-53685- C2-2-R y los fondos FEDER. Así como, la ayuda del programa predoctoral del Gobierno Vasco PRE_2016_2_0086 y el soporte técnico y humano de IZO-SGI (UPV/EHU) y fondos Europes (ERDF y ESF). | es_ES |
dc.language.iso | spa | es_ES |
dc.publisher | SAAEI | es_ES |
dc.relation | info:eu-repo/grantAgreement/MINECO/DPI2014-53685- C2-2-R | es_ES |
dc.rights | info:eu-repo/semantics/openAccess | es_ES |
dc.subject | paralelización | es_ES |
dc.subject | layout | es_ES |
dc.subject | inductancia parásita (Lp) | es_ES |
dc.subject | distribución de corriente | es_ES |
dc.subject | efecto parásito de acoplamiento (Mp) | es_ES |
dc.subject | Simulación | es_ES |
dc.subject | EM model | es_ES |
dc.subject | efectos no ideales | es_ES |
dc.subject | ADS TM | es_ES |
dc.title | Análisis de las impedancias y distribuciones de corriente en diseños con IGBTs en paralelo | es_ES |
dc.type | info:eu-repo/semantics/conferenceObject | es_ES |
dc.rights.holder | (c) 2017 Los autores | es_ES |
dc.departamentoes | Tecnología electrónica | es_ES |
dc.departamentoeu | Teknologia elektronikoa | es_ES |