UPV-EHU ADDI
  • Itzuli
    • English
    • Español
    • Euskera
  • Nire Dspace
  • Euskera 
    • English
    • Español
    • Euskera
  • FAQ
Itemaren erregistro erraza erakusten du 
  •   Hasiera
  • Informatika Fakultatea
  • IRAKASKUNTZA
  • Lan Akademikoak-Informatika Fakultatea
  • 1.3 Trabajos fin de grado - Ingeniería de computadores
  • Itemaren erregistro erraza erakusten du
  •   Hasiera
  • Informatika Fakultatea
  • IRAKASKUNTZA
  • Lan Akademikoak-Informatika Fakultatea
  • 1.3 Trabajos fin de grado - Ingeniería de computadores
  • Itemaren erregistro erraza erakusten du
JavaScript is disabled for your browser. Some features of this site may not work without it.

Marco-reloj-despertador basado en FPGA

Thumbnail
Ikusi/Ireki
Artículo principal (2.848Mb)
Código fuente prototipo (12.10Mb)
Data
2015-10-15
Egilea
Anda Lorza, David
Metadata
Itemaren Dublin Core erregistro osoa erakusten du
URI
http://hdl.handle.net/10810/15895
Laburpena
Gordon E. Moore, cofundador de Intel, predijo en una publicación del año 1965 que aproximadamente cada dos años se duplicaría el número de transistores presentes en un circuito integrado, debido a las cada vez mejores tecnologías presentes en el proceso de elaboración [1]. A esta ley se la conoce como Ley de Moore y su cumplimiento se ha podido constatar hasta hoy en día. Gracias a ello, con el paso del tiempo cada vez se presentan en el mercado circuitos integrados más potentes, con mayores prestaciones para realizar tareas cada vez más complejas. Un tipo de circuitos integrados que han podido evolucionar de forma importante son los dispositivos de lógica programable, circuitos integrados que permiten implementar sobre ellos las funciones lógicas deseadas. Hasta hace no muchos años, dichos dispositivos eran capaces de incorporar circuitos compuestos por unas pocas funciones lógicas, pero gracias al proceso de miniaturización predicho por la Ley de Moore, hoy en día son capaces de implementar circuitos tan complejos como puede ser un microprocesador; dichos dispositivos reciben el nombre de FPGA, siglas de Field Programmable Gate Array. El presente proyecto tiene como objetivo construir un marco de fotos digital con reloj y despertador programable, valiéndose para ello de la FPGA Cyclone II de Altera y una pantalla táctil de la casa Terasic. Con este fin, se documentará en primera instancia los dispositivos a utilizar con sus características y posibilidades que plantean, para pasar posteriormente al diseño de la aplicación y su implementación e integración en la placa para comprobar su correcto funcionamiento.
Collections
  • Recolecta
  • 1.3 Trabajos fin de grado - Ingeniería de computadores

DSpace software copyright © 2002-2015  DuraSpace
OpenAIRE
OpenAIRE
 

 

Zerrendatu honako honen arabera

Gordailu osoaKomunitateak & bildumakArgitalpen dataren araberaEgileakIzenburuakDepartamentos (cas.)Departamentos (eus.)MateriakBilduma hauArgitalpen dataren araberaEgileakIzenburuakDepartamentos (cas.)Departamentos (eus.)Materiak

Nire kontua

Sartu

Estatistikak

Ikusi erabilearen inguruko estatistikak

DSpace software copyright © 2002-2015  DuraSpace
OpenAIRE
OpenAIRE